Essas perguntas e respostas de múltipla escolha sobre circuitos integrados ajudarão você a solidificar seu conhecimento sobre circuitos integrados. Aproveite esses mais de 100 IC MCQs para se preparar para seu próximo exame ou entrevista.
Role para baixo para começar a responder.
A. Verdadeiro
B. Falso
A. Taxa de giro
B. taxa dimensional
C. taxa de ganho
D. taxa seqüencial
A. controle on-off
B. Loop de fase bloqueado
C. Loop de bloqueio positivo
D. loop aberto
A. buracos e prótons
B. buracos e nêutrons
C. buracos e elétrons
D. buracos
A. Falso
B. Verdadeiro
A. Falso
B. Verdadeiro
A. Semicondutor
B. metais
C. (Nenhum desses)
D. Não -metais
A. Falso
B. Verdadeiro
A. Verdadeiro
B. Falso
A. Falso
B. Verdadeiro
A. Verdadeiro
B. Falso
A. Lítio
B. Azoto
C. Silício
D. Titânio
A. celulares
B. computadores
C. carros
D. (Todos esses)
A. V = ir^2
B. V = ir
C. Vr = i
D. Vri = 1
A. Tipo 1 e tipo 2
B. Analógico e fibra óptico
C. Analógico e digital
D. Digital e Fibraptic
A. Falso
B. Verdadeiro
A. Falso
B. Verdadeiro
A. Transistor elétrico de campo
B. (Nenhum desses)
C. Transistor de efeito de campo
D. Transistor de elétrons de campo
A. 1 ampere
B. (Nenhum desses)
C. 1 microampere
D. 1 MA
A. 2
B. 0
C. B
D. A
A. Falso
B. Verdadeiro
A. (Nenhum desses)
B. diodo
C. resistor
D. circuito integrado
A. Capacitor
B. Resistor
C. (Todos esses)
D. transistor
A. Verdadeiro
B. Falso
A. Verdadeiro
B. Falso
A. 2
B. 3
C. 4
D. 1
A. microchip
B. Circuito rc
C. Diodo P-N
D. amplificador
A. Verdadeiro
B. Falso
A. Array de duas linhas
B. PCB
C. pacote duplo em linha
D. Pacote plano
A. Labview
B. AutoCAD
C. Sice
D. ESPECIARIA
A. Falso
B. Verdadeiro
A. energia consumida quando a saída é lógica 1
B. poder consumido pela interface de duas famílias lógicas
C. energia consumida ao alternar os estados lógicos
A. sistema de auto-falantes
B. microfone
A. Dopante
B. morrer
C. implantar
D. wafer
A. Matlab
B. C
C. Verilog
D. Hhdl
A. circuito integrado
B. o material do substrato
C. diodo
D. N-junção
A. Chinelo de dedo
B. contador
C. NAND GATE
D. Timer booleano
A. Circuito analógico
B. (Todos esses)
C. (Nenhum desses)
D. Circuito digital
A. IC híbrido
B. Vlsi
C. Fpga
D. CMOS
A. Erro de linearidade
B. ruído de conversão
C. Proporção ADC
D. Erro de quantização
A. duas vezes a maior frequência do sinal analógico
B. igual à maior frequência do sinal analógico
C. duas vezes a menor frequência do sinal analógico
D. quatro vezes a frequência média do sinal analógico
A. C ++
B. JAVA
C. ESPECIARIA
D. Matlab
A. Wilkinson
B. aproximação sucessiva
C. Rampa Compare
D. R-2r
A. Aplicação Circuitos integrados específicos
B. (Nenhum desses)
C. Circuitos integrados específicos analógicos
A. Verdadeiro
B. Falso
A. Lógica combinacional
B. Lógica seqüencial
A. Memória flash
B. EEPROM
C. disco rígido
D. Dram
A. computador
B. automóvel
C. um celular
D. (Nenhum desses)
A. Vdd
B. Vss
C. Nenhum desses.
D. VCC
A. Preparação de morrer
B. Eletrólise
C. Fotolitografia
D. Gravura
A. conversor de voltagem
B. oscilador controlado por entrada
C. oscilador controlado por tensão
D. Sintetizador controlado por CC
A. Amplificador de soma
B. Comparador de tensão
C. amplificador diferencial
D. amplificador de tampão de tensão
A. não faz uso de um sinal de relógio
B. Operações complexas são realizadas em muitos ciclos sucessivos de relógio
C. A saída não tem memória
A. Aumenta linearmente
B. Diminui exponencialmente
C. É conservado
D. Diminui linearmente
A. Falso
B. Verdadeiro
A. Segregação de silício
B. Isolamento da junção P-n
C. isolamento da interface
D. Segregação elétrica
A. Use em frequências mais altas
B. menor
C. mais complexo
D. (Todos esses)
A. Bicmos
B. Ttl
C. CMOS Junction
D. BJMOS
A. feedback positivo
B. Sem feedback
C. avaliação negativa
A. diminuir a resistência à saída em um circuito CMOS
B. Aumentar a tensão de saída em um circuito TTL
C. Calcule o atraso em um circuito CMOS
A. Erro nyquist
B. Cair fora
C. Aliasing
D. erro de quantização
A. ano
B. dois anos
C. quatro anos
A. Frequência de amostragem mínima necessária
B. Erro entre entrada e saída do ADC
C. Deliberadamente introduziu o ruído branco na entrada do ADC
D. Ruído de fundo presente na entrada de ADC
A. Falso
B. Verdadeiro
A. baixa velocidade
B. baixa tensão de saída
C. alta resistência de saída
D. baixa resistência à saída
A. Ghz
B. Thz
C. MHz
D. KHZ
A. delta-sigma
B. contador de rampa
C. inclinação dupla
D. Flash adc
A. Verdadeiro
B. Falso
A. Um circuito aberto
B. Um curto -circuito
C. (Nenhum desses)
D. um resistor
A. CMOS
B. Ecl
C. Ttl
A. EMPTTION GATE
B. fonte comum
C. CMOS
D. Emissor comum
A. Caminho de propagação
B. caminho crítico
C. Lógica de atraso máximo
D. Taxa máxima lógica seqüencial
A. Verdadeiro
B. Falso
A. Verdadeiro
B. Falso
A. Resistores de terminação incorretos
B. Saídas flutuantes
C. Entradas flutuantes
D. Más práticas de contornação da fonte de alimentação
A. Bases de dois transistores separados
B. Colecionador e base de um único transistor
C. Emissores de um transistor de emissor múltiplo
A. não sinusoidal
B. sinusoidal
A. (Nenhum desses)
B. Tipicall Todos os circuitos estão desligados
C. Apenas um circuito está no
D. Uso de melhores materiais de condução
A. Capacitor comutado
B. Modulador de largura de pulso
C. oleoduto
D. Binário ponderado
A. Dispositivos ativos são baratos
B. maior largura de banda
C. maior capacidade de manuseio de energia
A. 5 anos
B. 3 anos
C. 1 ano
D. 2 anos
A. Tensão de deslocamento de entrada
B. Drift de tensão de deslocamento de entrada
C. Drift de entrada de deslocamento de entrada
D. Rejeição da fonte de alimentação
A. baixa corrente e alta tensão.
B. alta corrente e baixa tensão.
C. alta corrente e alta tensão.
D. baixa corrente e baixa tensão.
A. câmbio de fase
B. trocador de escala
C. DC Offset
D. Filtro de banda rc
E. Equilizador de atraso
A. Sua tensão limite é alta.
B. Sua tensão limite é baixa.
C. A lógica 0 não é detectada na linha de bits.
A. 1
B. 2
C. 3
D. 4
A. tempo de atraso.
B. tempo de subida.
C. tempo de outono.
D. tempo de armazenamento
A. Rede de feedback
B. Rede de misturador
C. Rede de amostragem
D. Rede de fonte de sinal
A. O trem de pulso relógio será igual a 1.
B. Para um período específico de pulso, a saída será 0.
C. Para um período específico de pulso, a saída será 1.
D. A saída oscilará entre 0 e 1.
A. 0
B. 1
C. 2
D. 0.1
A. Distorção não linear
B. Distorção de frequência
C. Distorção de mudança de fase
A. Half Binário Adder
B. Adder binário completo
C. MSI Adder
D. Operação paralela Adder
A. Demultiplexador
B. decodificador
C. Comparador digital
D. Comparador de elementos verdadeiro complemento
E. verificador de paridade
A. 0,2 volts
B. 0,3 volts
C. 0,4 volts
D. 0,6 volts
A. Supergain NPN Transistores
B. Transistores PNP verticais
C. Transistores PNP laterais
A. Amplificador diferencial com uma saída de ponta dupla
B. Entrada do tradutor de nível de CC e uma saída de driver
C. Amplificador diferencial com uma única saída de final
D. Fluxo de emissor
A. Mosram bipolar
B. Mosram estático
C. Mosram dinâmico
A. 1 A saída é igual em magnitude, mas oposta em uma fase.
B. 2 saídas são iguais em magnitude, mas opostas em uma fase.
C. 3 saídas são iguais em magnitude, mas opostas em uma fase.
D. 4 saídas são iguais em magnitude, mas opostas em uma fase.
A. O interruptor de arremesso duplo único (SPDT) conecta o resistor à tensão de referência.
B. O interruptor de arremesso duplo único (SPDT) conecta o resistor ao solo.
C. A tensão analógica se torna proporcional à entrada digital.
A. S-R Flip Flop
B. J-K Flip Flop
C. T flip flop
D. D flip flop