Teste sua compreensão dos tópicos de sistemas embarcados respondendo a mais de 100 MCQs de sistemas embarcados.
Role para baixo para começar!
A. Localização da RAM 06h
B. Localização da RAM 02h
C. Localização da RAM 08 H
D. Localização da RAM 00H
A. Cy = 1 e ac = 1
B. Cy = 1 e ac = o
C. Cy = 0 e ac = 0
D. Cy = o e ac = 1?
A. 9600
B. 4800
C. 4166
D. 1200
A. Em ffffh
B. Em 1fffi
C. Em ffh
D. Em 2ffh
A. BRAÇO
B. 8051
C. FOTO
D. AVR
A. 30H e 31H
B. 32h e 36h
C. 36h e37h
D. 37h e 38h
A. Acc
B. PC
C. PSW
D. Dptr
A. PSW.0 e PSW.7
B. PSW.1 e PSW.5
C. PSW.2 e PSW.6
D. PSW.3 e PSW.4
A. Von Neumann
B. Harvard
C. Pascal
D. Tudo o que precede
A. 8 bits
B. 13 bits
C. 4 bits
D. 16 bits
A. Tecnologia TTL
B. MOS Technology
C. Tecnologia NMOS
D. Tecnologia CMOS
A. 1 e 0
B. 0 e 1
C. 0 e 0
D. 1 e 1
O que o termo "suporta terceiros"; significa?
A. Disponibilidade de software para suportar microcontroladores
B. Disponibilidade de revendedores para comercializar o produto
C. Disponibilidade de revendedores para comercializar o produto
Qual modo e qual temporizador são selecionados para as seguintes instruções?
A. Modo 1 e Timer 0
B. Modo 2 e timer 1
C. Modo 2 e Timer 0
D. Modo 1 e Timer 1
Quanto atraso estaria lá no programa a seguir se a frequência de cristal for 11.0592 MHz?
A. 436.17
B. 236.17
C. 336.17
D. 136.17
em 8051, o timer do modo 2 é & nbsp; ____________.
A. um temporizador de 13 bits
B. Um timer de 8 bits
C. um temporizador de 16 bits
D. um temporizador de 12 bits
O conjunto de instruções da família PIC i6CXX Micro Controller possui __________.
A. 76 instruções
B. 150 Instruções
C. 35 Instruções
D. 65 instruções
Uart é melhor descrito como?
A. Uma interface
B. Um protocolo
C. Um padrão
D. Um dispositivo de hardware
O processador de uso geral consiste? (Verifique tudo o que se aplica)
A. Microprocessador
B. Microcontrolador
C. Processador incorporado
D. Power Power Processador de Sinal Digital ANS
O SCE-MI fornece uma infraestrutura de transporte entre os lados de _____ e a estação de trabalho do host de cada canal que interconecta os modelos de transactor no emulador para os modelos C (sem limites ou RTL) na estação de trabalho?
A. dispositivo
B. Emulador
C. dados
D. portas
Para registrar as informações de rastreamento geradas pelos processadores Cortex-M3/M4, Lauterbach suporta os seguintes modos? (Verifique tudo o que se aplica)
A. Modo FIFO: armazenando as informações na memória de 128 mbyte do Trace32 combiprobe
B. Modo de fluxo: transmitindo as informações para um disco rígido no computador host
C. Pro Ling em tempo real: as informações de rastreamento são transmitidas para o computador host e analisadas durante o tempo de execução
D. Nenhuma das outras pessoas acima
Escolha o motivo mais provável para o erro de compilação. Se você estiver desenvolvendo código para um processador de córtex ARM do modelo inicial, seu código falha em construir e quando você remove a linha abaixo do código compila com sucesso? t = t + 0,01
A. Seu compilador precisa de uma implementação de uma biblioteca de flutuação suave para lidar com o ponto flutuante aritmético
B. A arquitetura requer aritmética de ponto fixo com carros alegóricos
C. Você está perdendo uma declaração #include <... h>
D. As bibliotecas necessárias para vincular estática estão faltando
A troca completa de dados entre a simulação e o μC é realizada através da interface padrão do depurador, de modo que o esforço de hardware para o acoplamento é mínimo em comparação com outras abordagens de simulação HIL, onde cada pino ____ deve ser conectado à interface do computador de simulação?
A. Eu/o
B. Soc
C. Hil
D. Nenhuma das acima
Na redefinição, o que acontece em um sistema incorporado?
A. Inicialize os ponteiros da pilha e prepare a memória e traga partes do chip
B. Depende completamente do controlador/sistema incorporado que você usa
C. Reencontrar o código de inicialização
D. reinicia com o carregador de inicialização apontando para o endereço do manipulador de redefinição 0xfffffff0
Usando um Trace32, o código gerado foi carregado no hardware de controle e testado funcionalmente in situ?
A. dados
B. Debugger
C. estrutura
D. pacotes
O sistema de depuração multi -núcleo (MCDS) nos dispositivos de emulação fornece um contador e sistemas de gatilho que estende os recursos normais de depuração ___?
A. μA
B. μb
C. μc
D. μd
Os pacotes de rastreamento ITM para acesso a leitura/gravação contêm as seguintes informações?
A. endereço de dados
B. Valor de dados
C. contador de programas
D. Nenhuma das acima
Os emuladores baseados em FPGA mapeiam o design do SOC para os blocos lógicos configuráveis de um FPGA. Os FPGAs são uma solução flexível, desde que o design completo possa ser mapeado para um FPGA?
A. dispositivo
B. programa
C. microchip
D. contador
Selecione instruções verdadeiras para o microprocessador?
A. Para tornar o micro -computador completo, é preciso adicionar memória geralmente ROM e RAM, decodificador de memória
B. e oscilador e um número se portas serial e paralelo
C. Sua CPU contém um ALU, um contra -contador de um ponteiro de pilha algum registro de trabalho, um tempo de relógio
D. circuito e circuito de interrupção em um único chip Ans errado
A incorporação de um real & mu nos ambientes de simulação pode ser implementada de maneira seguinte, escolha declarações corretas? (Verifique tudo o que se aplica)
A. A possibilidade é usar apenas uma conexão através de uma interface de comunicação dedicada
B. As soluções conectam todos os pinos μC via hardware especializado ao computador de simulação
C. As soluções conectam todos os pinos μc3 via hardware especializado ao computador de simulação
D. Nenhuma das outras pessoas acima
Selecionar instruções verdadeiras para o microcontrolador? (Verifique tudo o que se aplica)
A. Os microcontroladores incluem e CPU integrado, memória e periféricos capazes de entrada e saída
B. Ele contém uma memória do processador e periféricos de entrada/saída programáveis
C. Um microcontrolador é um sistema de computador funcional em um chip
D. Nenhuma das pessoas acima, Ans
Qual dos seguintes recursos do Trace32 Coresight?
A. Suporte para multiprocessamento assimétrico (AMP) e multiprocessamento simétrico (SMP)
B. Depuração via interface JTAG e depuração de arame serial de 2 pinos
C. Suporte para todos os tipos de macrocélulas de rastreamento (ETM, PTM, HTM, ITM, STM e muito mais)
D. Suporte para a matriz de gatilho Coresight Crossight
E. Tudo o que precede
A família Microcontrolador PIC de linha de base representa o descendente mais direto dos ancestrais de instrumentos gerais e exibe as principais características do design original do PIC. Os primeiros microcontroladores de linha de base do microchip foram codificados?
A. 1650
B. 1655
C. 16c5x
D. 16C5
O UART permite que o Microcontroller se comunique? (Verifique tudo o que se aplica)
A. Impressoras
B. LCDS
C. Sensores de entrada
D. Nenhuma das angsões acima
O processador _____ deve ter uma porta de rastreamento com largura de banda suficiente para que as informações de rastreamento possam ser gravadas por uma ferramenta externa sem qualquer perda de informação?
A. Soc
B. Rtl
C. Avg
D. Fpog
Diferentes modos de endereço no microcontrolador 8051 são?
A. Endereçamento imediato
B. Registrar endereçamento
C. Endereço direcionado
D. Nenhuma das outras pessoas acima
Qual das alternativas a seguir são classificações de sistemas incorporados?
A. Sistemas incorporados em pequena escala
B. Sistemas incorporados em escala média
C. Sistemas incorporados sofisticados
D. Sistemas incorporados em escala de potência -ANS ANS
Muitos dispositivos incorporados usam conversores analógicos para digitalizadores (ADCs) para aquisição de dados. Esses ADCs podem ser amostrados regularmente, e as amostras de dados armazenadas por software de aplicativo em um?
A. Variedade
B. ITM
C. Jtag
D. Amp
Qual das seguintes afirmações está incorreta sobre o processador de sinal digital?
A. DSP como um GPP é uma única unidade de chip vlsi
B. Inclui os recursos computacionais se o microprocessador e multiplicar e acumular unidades (MAC)
C. O DSP possui um grande número de aplicativos, como processamento de imagens, sistemas de processamento de áudio, vídeo e telecomunicações
D. É usado quando as funções de processamento de sinal param para processadas rapidamente e os sistemas fecham
Definições de interface de design com os seguintes níveis de abstração são usados?
A. Nível de mensagem
B. Nível de serviço
C. Nível do motorista e registro de nível de transferência (RTL)
D. Nenhuma das outras pessoas acima
Qual das alternativas a seguir são classificação de sistemas incorporados?
A. Sistemas incorporados independentes
B. Sistemas incorporados em tempo real
C. Appliances da Web em rede
D. Dispositivos móveis e web -wrong Ans
Quais são os momentos estatísticos? (Verifique tudo o que se aplica)
A. Significar
B. Variação
C. Skewness
D. Kurto
E. Skura -wrong Ans
A. Os microcontroladores têm E/S, memória etc. incorporados e projetados especificamente para controle
B. Os microcontroladores são gerentes dos recursos (E/S, memória) que estão fora de sua arquitetura
C. Os microprocessadores têm E/S, memória etc. incorporados e projetados especificamente para controle
D. Microprocessador é um gerente dos recursos (E/S, memória) que estão no lado de sua arquitetura
A. CAL_CHANGESTACK: Esta é a função, onde a chave de contexto acontece. Isso é explicado na seção de comutação de contexto.
B. Cal_initializeHardware (): inicializa o hardware, o que significa inicializar o IO, interrompe e interrompidas.
C. Cal_entercriticalRegion (): insira a região crítica desativando as interrupções.
D. Cal_exitcriticalRegion (): Saia da região crítica, restaurando os sinalizadores da CPU.
E. Tudo o que precede
A. Microcontroladores de 16 bits ou 32 bits ou processadores de sinal digital (DSP) ou Conjunto de instruções reduzidas (RISC)
B. Complexidades de hardware e software
C. Sem complexidade periférica externa
D. Tudo o que precede
A. Programa / script
B. OS
C. Firmware
D. Tudo o que precede
A. addwf
B. addlw
C. Subwf
D. sublw e incf.
E. Tudo o que precede
A. Mutexes são normalmente usados para serializar o acesso a usuários simultâneos de um recurso compartilhado até um número máximo
B. Mutexes são normalmente usados para serializar acesso a uma seção de código reentrante que não pode ser executado simultaneamente por mais de um processo
C. Um objeto semáforo apenas permite um processo em uma seção controlada, forçando outros processos
D. Um semáforo restringe o número de usuários simultâneos de um recurso compartilhado até um número máximo
A. Múltiplas soluções de origem padrão
B. Vários processadores
C. Recordações
D. Núcleos
E. Tudo o que precede
A. Sistema de computador operacional
B. Sistema de computador funcional
C. Sistema de sistema operacional
D. Nenhum dos acima
A. Carregador dinâmico, carregador de link, monitor, agente de depuração
B. Carregador de funções, carregador de link, monitor, agente de depuração
C. Carregador dinâmico, carregador de link, carregador de programas, agente de depuração
D. Tudo o que precede
A. Gerenciamento de energia
B. Utilidade do produto final
C. Controle de sistemas físicos
D. Segurança e confiabilidade do sistema
E. Tudo o que precede
A. Atuador de potência
B. Atuador parcial
C. Atuador de várias turnos
D. Tudo o que precede
A. Controle digital direto: Atuadores interação homem-máquina, informa o operador do estado atual do objeto controlado, requisitos do sensor, condicionamento de sinalização
B. Coleta de dados: requisitos de sensor, condicionamento de sinais, monitoramento de alarme
C. Controle digital direto: Atuadores interação homem-máquina, informa o operador do estado atual do objeto controlado, auxilia o operador a controlar o sistema
D. Coleta de dados: requisitos de sensor, auxilia o operador a controlar o sistema
E. B e c
A. Conectividade
B. Extensibilidade
C. Complexidade
D. Nenhuma das acima
A. Sistema Físico> Condicionamento de Sinais> Conversores A/D> Sensor de Transdutor> Computador
B. Sistema Físico> Conversores A/D> Sensor de Transdutor> Condicionamento de Sinais> Computador
C. Sistema físico> Sensor do transdutor> Condicionamento de sinal> Conversores A/D> Computador
D. Nenhuma das acima
A. Modo de endereçamento imediato
B. Registre o modo de endereço
C. Modo de endereçamento direcionado
D. Modo de endereço indexado
E. Tudo o que precede
A. Timer 1 interrupções (TF1)
B. Interrupção externa HW 1 (INT10)
C. Serial Com (RI e TL)
D. Interrupções
A. Intel x86
B. BRAÇO
C. Avr
D. Sdcc
A. Se você usar um sistema de arquivos dentro de um chroot, acabará com um sistema de arquivos prefixado pelo caminho da CHROOT
B. Se um executável em chroot precisar de acesso a um arquivo de objeto xx.so, o acesso real ocorrerá para xx.so também prefixado pelo caminho da codificação. Isso permite o uso de diferentes binários de arquitetura
C. O objetivo principal do chroot é fornecer segurança
D. Para proteger o seu sistema original de arquivos quando você executa binários de uma arquitetura diferente
A. Menor consumo de energia a ser otimizado para um determinado aplicativo
B. Componentes em um único chip utilizando microprocessador
C. MCUs tendem a ser específicos de aplicação
D. Menos flexibilidade porque todos os componentes são integrados ao único chip
A. Menor custo porque muitos elementos do processador estão contidos no único chip, resultando em menor custo de chip e custo da placa
B. Desempenho limitado porque o tamanho da memória é limitado pelo que pode ser acomodado no chip
C. MCUS tendem a ser específicos para aplicação, para que a escolha possa ser limitada
D. Menos flexibilidade porque todos os componentes são integrados ao único chip
A. AVR é um microprocessador enquanto o ARM é um microcontrolador
B. O ARM é um microprocessador, enquanto o AVR é um microcontrolador
C. AVR é arquitetura de 8 bits, enquanto o ARM é arquitetura de 32 bits
D. O braço contém memória enquanto AVR não
A. passando através das instruções
B. Acessando registros do sistema
C. Definir/limpar pontos de interrupção
D. Nenhuma das acima
A. Teste de plataforma cruzada
B. depuração
C. Design de arquitetura
D. design multitarefa
E. Tudo o que precede
A. Contando o número de ocorrência desse evento
B. Contando a duração do evento
C. Contando os dados do evento
D. Nenhuma das acima
A. Modo FIFO: armazenando as informações na memória de 128 mbyte do Trace32 combiprobe
B. Pro Ling em tempo real: as informações de rastreamento são transmitidas para o computador host e analisadas durante o tempo de execução
C. Modo de fluxo: transmitindo as informações para um disco rígido no computador host
D. Tudo o que precede
A. hardware de baixo nível
B. Imagem do kernel
C. Processo init
D. Tudo o que precede
A. Timer, a velocidade máxima de contagem é 1/24 da frequência do oscilador
B. Contador, a velocidade máxima de contagem é 1/12 da frequência do oscilador
C. Um contador usa um sinal externo para contar pulsos
D. Um cronômetro usa a frequência do relógio interno e gera atraso
A. Soc
B. Rtl
C. Avg
D. FPGA
A. OpenEmbedded
B. BuildRoot
C. Resposta em tempo real
D. Particionamento funcional
A. Leia os valores TL e TH como valor de flutuação
B. Leia TL e TH como valor separado de 8 bits
C. Leia os valores TL e TH como valor de 16 bits
D. Leia os valores TL e TH como valor de bit único
A. Apoiado por muitos IDE's
B. Manual detalhado
C. Linha de comando e GUI disponível
D. Tudo o que precede
A. FOTO
B. AVR
C. Sdcc
D. BRAÇO
A. Operações pró-ativas
B. Efeitos no hardware
C. Topologia
D. Rede
A. Síncrono
B. assíncrono
C. Isócrono
D. Nenhuma das acima
A. Processador / CPU
B. Interface
C. Barramento de dados
D. Tudo o que precede
A. Com
B. E/S.
C. CPU
D. Placa -mãe
A. memória
B. projeto
C. carregador de inicialização
D. E/S.
A. Função
B. Programa
C. Memória
D. Tempo
A. importado
B. exportado
C. ler
D. carregado
A. Manutenção
B. Interromper controlado
C. Modos de falha crítica
D. Certificação
E. Acesso à memória direta (DMA)
A. Ciclos únicos
B. ciclos duplos
C. Vários ciclos
D. Tudo o que precede
A. extra
B. limitado
C. ilimitado
D. infinito
A. As piscinas evitam a fragmentação de memória externa, por não permitir um buffer que é devolvido à piscina para ser dividido em buffers menores no futuro
B. O mecanismo de alocação de memória do pools permite que o software do aplicativo aloque pedaços de memória de 4 a 8 tamanhos de buffer diferentes por pool
C. Quando um buffer é devolvido à piscina, ele é colocado em uma lista de buffers gratuitos de buffers de seu próprio tamanho que estão disponíveis para futura reutilização em seu tamanho de buffer original
D. Tudo o que precede
A. Aos_waitmessage e aos_receiveMessage
B. Aos_waitevent e aos_loadevent
C. Aos_entermutex e aos_signalTask
D. Aos_waitsignal e aos_exitmutex
E. AoswaitSemaphore e aos_releaseMaphore
A. Significar
B. Variação
C. Híbrido
D. Kurto
E. Skewness
A. Unidade de execução (UE)
B. Comando do Programa (PC)
C. Unidade de Programa (PU)
D. Unidade de controle de fluxo do programa (Cu)
A. Sistemas móveis incorporados
B. Sistemas incorporados em rede
C. Sistemas incorporados em tempo real
D. Sistemas autônomos independentes
E. Tudo o que precede
A. Memória de sistemas disponíveis
B. Velocidade do processador disponível
C. Custo
D. Tudo o que precede
A. C
B. C ++
C. C#
D. Java
A. Programas
B. integrado
C. troca de eventos
D. Nenhuma das acima
A. Os microcontroladores incluem uma CPU integrada, memória e periféricos capazes de entrada e saída
B. Os microcontroladores são caros e menos complexos
C. Ele contém uma memória do processador e periféricos de entrada/saída programáveis
D. Nenhuma das acima
A. O TLM é uma abordagem de modelagem de alto nível, onde os detalhes da comunicação entre as classes são separados das informações da implementação de unidades funcionais
B. O TLM é uma abordagem de modelagem de alto nível, onde os detalhes da comunicação entre os módulos são separados dos detalhes da implementação de unidades funcionais
C. O TLM é uma abordagem de modelagem de alto nível, onde os detalhes da comunicação entre os módulos são separados dos detalhes dos modelos funcionais
D. O TLM é uma abordagem de modelagem de alto nível, onde os detalhes da comunicação entre os módulos são separados dos detalhes da implementação de unidades de classe
A. Sofisticado errado
B. em rede
C. Dados / hardware em tempo real
D. Tudo o que precede
A. 1
B. 0
C. 1 e 0
D. Nem 1 nem 0
A. PC
B. B
C. PSW
D. Acc
A. memória
B. memória
C. ALU
D. contador
A. #
B. []
C. @
D. ""
A. Direct
B. Imediato
C. Indexado
D. Registro