Responda a más de 100 MCQ de sistemas integrados y evalúe su comprensión del tema de los sistemas integrados.
¡Desplácese hacia abajo y comience!
A. Ubicación RAM 06H
B. Ubicación RAM 02H
C. Ubicación RAM 08 H
D. Ubicación de RAM 00h
A. Cy = 1 y AC = 1
B. Cy = 1 y ac = o
C. Cy = 0 y AC = 0
D. Cy = O y AC = 1?
A. 9600
B. 4800
C. 4166
D. 1200
A. En ffffh
B. En 1fffi
C. En FFH
D. En 2ffh
A. BRAZO
B. 8051
C. FOTO
D. AVR
A. 30h y 31h
B. 32h y 36h
C. 36h y 37h
D. 37h y 38h
A. Accidentista
B. PC
C. PSW
D. DPTR
A. PSW.0 y PSW.7
B. PSW.1 y PSW.5
C. PSW.2 y PSW.6
D. PSW.3 y PSW.4
A. Von Neumann
B. Harvard
C. Pascal
D. Todo lo anterior
A. 8 bits
B. De 13 bits
C. De 4 bits
D. de 16 bits
A. Tecnología TTL
B. Tecnología MOS
C. Tecnología NMOS
D. Tecnología CMOS
A. 1 y 0
B. 0 y 1
C. 0 y 0
D. 1 y 1
¿Qué hace el término "soporte de terceros"? medio?
A. Disponibilidad de software para admitir microcontroladores
B. Disponibilidad de distribuidores para comercializar el producto
C. Disponibilidad de distribuidores para comercializar el producto
¿Qué modo y qué temporizador se seleccionan para las siguientes instrucciones?
A. Modo 1 y temporizador 0
B. Modo 2 y temporizador 1
C. Modo 2 y temporizador 0
D. Modo 1 y Temporizador 1
¿Cuánta retraso estaría allí en el siguiente programa si la frecuencia de cristal es 11.0592 MHz?
A. 436.17
B. 236.17
C. 336.17
D. 136.17
En 8051, el temporizador del modo 2 es & nbsp; ____________.
A. un temporizador de 13 bits
B. un temporizador de 8 bits
C. un temporizador de 16 bits
D. un temporizador de 12 bits
El conjunto de instrucciones de la familia PIC i6cxx Micro Controller tiene __________.
A. 76 instrucciones
B. 150 instrucciones
C. 35 instrucciones
D. 65 instrucciones
UART se describe mejor como?
A. Una interfaz
B. Un protocolo
C. Un estandar
D. Un dispositivo de hardware
El procesador de propósito general consiste en? (Verifique todo lo que se aplique)
A. Microprocesador
B. Microcontrolador
C. Procesador integrado
D. Procesador de potencia de señal digital -ANS
El SCE-MI proporciona una infraestructura de transporte entre los lados _____ y la estación de trabajo del huésped de cada canal que interconectan modelos de transactores en el emulador a los modelos C (sin medición o RTL) en la estación de trabajo?
A. dispositivo
B. emulador
C. datos
D. puerto
Para registrar la información de rastreo generada por los procesadores Cortex-M3/M4, ¿Lauterbach admite los siguientes modos? (Verifique todo lo que se aplique)
A. Modo FIFO: almacenar la información en la memoria de 128 mbyte del trazo32 combiprobe
B. Modo de transmisión: transmitir la información a un disco duro en la computadora host
C. Pro Ling en tiempo real: la información de rastreo se transmite a la computadora host y se analiza durante el tiempo de ejecución
D. Ninguno de los anteriores -
Elija la razón más probable para el error de compilación. Si está desarrollando código para un procesador Cortex Model ARM temprano, su código no se puede construir y cuando elimina la línea debajo del código se compila correctamente? t = t + 0.01
A. Su compilador necesita una implementación de una biblioteca de flotación suave para manejar la aritmética del punto flotante
B. La arquitectura requiere aritmética de punto fijo con carrozas
C. Te estás perdiendo una declaración #include <... h>
D. Faltan las bibliotecas necesarias para la vinculación estática
El intercambio de datos completo entre la simulación y el μC se realiza a través de la interfaz del depurador estándar, por lo que el esfuerzo de hardware para el acoplamiento es mínimo en comparación con otros enfoques de simulación HIL donde cada pin ____ en sí debe estar conectado a la interfaz de la computadora de simulación
A. I/o
B. Sociedad
C. Hil
D. Ninguna de las anteriores
En el reinicio, ¿qué sucede en un sistema integrado?
A. Inicializar los punteros de la pila y preparar la memoria y aparecer partes del chip
B. Depende completamente del controlador/sistema integrado que use
C. Repetir el código de inicio
D. se reinicia con el cargador de arranque apuntando a la dirección del controlador de reinicio 0xfffffff0
Usando un Trace32, el código generado se cargó en el hardware de control y se probó funcionalmente en situ?
A. datos
B. depurador
C. estructura
D. paquetes
El sistema de depuración de múltiples núcleos (MCDS) en los dispositivos de emulación proporciona un contador y sistemas de activación que extiende los recursos de depuración ___ normales.
A. μA
B. μB
C. μC
D. μD
Los paquetes de rastreo de ITM para accesos de lectura/escritura contienen la siguiente información?
A. dirección de datos
B. valor de los datos
C. contador de programa
D. Ninguna de las anteriores
Los emuladores basados en FPGA asignan el diseño SOC a los bloques lógicos configurables de un FPGA. Los FPGA son una solución flexible siempre que el diseño completo se pueda asignar a un FPGA?
A. dispositivo
B. programa
C. pastilla
D. encimera
Seleccione declaraciones verdaderas para microprocesador?
A. Para hacer una micro computadora completa, uno debe agregar memoria generalmente ROM y RAM, decodificador de memoria
B. y oscilador y un número de puertos en serie y paralelo
C. Su CPU contiene una Alu, un programa de contador de un programa de pila, un registro de trabajo, un reloj de reloj
D. Circuito e interrupción del circuito en un solo chip iny
Incrustar un verdadero y mu; c en entornos de simulación se puede implementar de siguientes maneras diferentes, ¿elegir declaraciones correctas? (Verifique todo lo que se aplique)
A. La posibilidad es usar solo una conexión a través de una interfaz de comunicación dedicada
B. Las soluciones conecta cada pin μC a través de hardware especializado con la computadora de simulación
C. Las soluciones conecta cada pin μC3 a través de hardware especializado con la computadora de simulación
D. Ninguno de los anteriores -
¿Seleccione una declaración verdadera para el microcontrolador? (Verifique todo lo que se aplique)
A. Los microcontroladores incluyen e Integrated CPU, memoria y periféricos capaces de entrada y salida
B. Contiene una memoria de procesador y periféricos de entrada/salida programables
C. Un microcontrolador es un sistema informático funcional en un chip
D. Ninguno de los anteriores -wrong Ans
¿Cuáles de las siguientes características de traza32 CORESIGHT?
A. Soporte para multiprocesamiento asimétrico (AMP) y multiprocesamiento simétrico (SMP)
B. Depuración a través de la interfaz JTAG y la depuración de alambre de serie de 2 pines
C. Soporte para todos los tipos de macrocélules traza (ETM, PTM, HTM, ITM, STM y más)
D. Soporte para la matriz de gatillo Coreesight Cross
E. Todo lo anterior
La familia de microcontrolador PIC de línea de base representa el descendiente más directo de los antepasados de instrumentos generales, y muestra las características centrales del diseño PIC original. ¿Se codificaron los primeros microcontroladores de línea de base de microchip?
A. 1650
B. 1655
C. 16C5X
D. 16C5
UART permite que el microcontrolador se comunique con? (Verifique todo lo que se aplique)
A. Impresoras
B. LCDS
C. Sensores de entrada
D. Ninguno de los anteriores -wrong Ang
El procesador _____ debe tener un puerto de rastreo con ancho de banda suficiente para que la información de rastreo pueda ser grabada mediante una herramienta externa sin ninguna pérdida de información.
A. Soc
B. RTL
C. Aviso
D. FPOG
Los diferentes modos de direccionamiento en el microcontrolador 8051 son?
A. Direccionamiento inmediato
B. Registrar direccionamiento
C. Direccionamiento dirigido
D. Ninguno de los anteriores -
¿Cuáles de las siguientes son clasificaciones de sistemas integrados?
A. Sistemas integrados a pequeña escala
B. Sistemas integrados de escala media
C. Sistemas incrustados sofisticados
D. Sistemas integrados de escala de potencia:
Muchos dispositivos integrados usan convertidores analógicos a digitales (ADC) para la adquisición de datos. Estos ADC pueden muestrearse por tiempo regular, y las muestras de datos almacenadas por el software de aplicación en un?
A. Matriz
B. Itm
C. Jtag
D. AMPERIO
¿Cuál de la siguiente declaración es incorrecta sobre el procesador de señal digital?
A. DSP como GPP es una unidad VLSI de un solo chip
B. Incluye las capacidades computacionales si microprocesador y multiplicar y acumular unidades (Mac)
C. DSP tiene una gran cantidad de aplicaciones, como el procesamiento de imágenes, los sistemas de procesamiento de audio, video y telecomunicaciones
D. Se usa cuando las funciones de procesamiento de señales se detienen para procesar rápido y los sistemas cierran
¿Se utilizan definiciones de interfaz de diseño con los siguientes niveles de abstracción?
A. Nivel de mensaje
B. Nivel de servicio
C. Nivel del conductor y registrar el nivel de transferencia (RTL)
D. Ninguno de los anteriores -
¿Cuál de las siguientes es la clasificación de sistemas integrados?
A. Sistemas integrados independientes
B. Sistemas integrados en tiempo real
C. Aparatos web en red
D. Dispositivos móviles y web:
¿Cuáles son los momentos estadísticos? (Verifique todo lo que se aplique)
A. Significar
B. Diferencia
C. Oblicuidad
D. Kurto
E. Skiness -Wrong Ans
A. Los microcontroladores tienen E/S, memoria, etc. integradas y diseñadas específicamente para el control
B. Los microcontroladores son gerentes de los recursos (E/S, memoria) que se encuentran fuera de su arquitectura
C. Los microprocesadores tienen E/S, memoria, etc. integradas y diseñadas específicamente para el control
D. Microprocessor es gerente de los recursos (E/S, memoria) que se encuentran afuera de su arquitectura
A. CAL_CHANGESTACK: Esta es la función, donde ocurre el interruptor de contexto. Esto se explica en la sección de conmutación de contexto.
B. Cal_initializeHardware (): inicializa el hardware, lo que significa inicializar el IO, las interrupciones y los temporizadores.
C. Cal_EntercriticalRegion (): ingrese a la región crítica deshabilitando las interrupciones.
D. Cal_ExitCriticalRegion (): Salga de la región crítica restaurando los indicadores de la CPU.
E. Todo lo anterior
A. Microcontroladores de 16 bits o 32 bits o procesadores de señal digital (DSP) o computadoras establecidas por instrucciones (RISC) establecidas (RISC)
B. Complejidades de hardware y software
C. No hay complejidad periférica externa
D. Todo lo anterior
A. Programa / guión
B. Sistema operativo
C. Firmware
D. Todo lo anterior
A. addwf
B. addlw
C. subWF
D. Sublw e INCF
E. Todo lo anterior
A. Los mutexes se usan típicamente para serializar el acceso de usuarios simultáneos de un recurso compartido hasta un número máximo
B. Los mutexes se usan típicamente para serializar el acceso a una sección de código reentrante que no puede ser ejecutado simultáneamente por más de un proceso
C. Un objeto semáforo solo permite un proceso en una sección controlada, forzando otros procesos
D. Un semáforo restringe el número de usuarios simultáneos de un recurso compartido hasta un número máximo
A. Soluciones de origen estándar múltiples
B. Múltiples procesadores
C. Recuerdos
D. Núcleo
E. Todo lo anterior
A. Sistema informático operativo
B. Sistema informático funcional
C. Sistema OS
D. Ninguna de las anteriores
A. Cargador dinámico, cargador de enlaces, monitor, agente de depuración
B. Cargador de funciones, cargador de enlaces, monitor, agente de depuración
C. Cargador dinámico, cargador de enlaces, cargador de programa, agente de depuración
D. Todo lo anterior
A. Gestión de energía
B. Utilidad de producto final
C. Controlar sistemas físicos
D. Seguridad y confiabilidad del sistema
E. Todo lo anterior
A. Actuador de poder
B. Actuador de giro parcial
C. Actuador de múltiples vueltas
D. Todo lo anterior
A. Control digital directo: la interacción de la máquina de hombres actuadores informa al operador del estado actual del objeto controlado, requisitos del sensor, acondicionamiento de la señal
B. Recopilación de datos: requisitos del sensor, acondicionamiento de señal, monitoreo de alarmas
C. Control digital directo: la interacción de la máquina de hombres de los actuadores informa al operador del estado actual del objeto controlado, ayuda al operador a controlar el sistema
D. Recopilación de datos: requisitos del sensor, ayuda al operador a controlar el sistema
E. B y C
A. Conectividad
B. Extensibilidad
C. Complejidad
D. Ninguna de las anteriores
A. Sistema físico> Acondicionamiento de señal> Converteros A/D> Sensor de transductor> Computadora
B. Sistema físico> convertidores A/D> Sensor de transductor> Acondicionamiento de señal> Computadora
C. Sistema físico> Sensor de transductor> Acondicionamiento de señal> Converteros A/D> Computadora
D. Ninguna de las anteriores
A. Modo de direccionamiento inmediato
B. Modo de direccionamiento de registro
C. Modo de direccionamiento dirigido
D. Modo de direccionamiento indexado
E. Todo lo anterior
A. El temporizador 1 interrumpe (TF1)
B. Interrupción HW externa 1 (INT10)
C. Serial Com (RI y TL)
D. Interrupciones
A. Intel x86
B. BRAZO
C. AVR
D. SDCC
A. Si usa un sistema de archivos dentro de un chroot, terminará con un sistema de archivos prefijo por la ruta chrooted
B. Si un ejecutable chrootado necesita acceso a un archivo de objeto xx. Esto permite el uso de diferentes binarios de arquitectura
C. El objetivo principal de Chroot es proporcionar seguridad
D. Para proteger su sistema original de su archivo cuando ejecuta binarios de una arquitectura diferente
A. Un menor consumo de energía para ser optimizado para una aplicación determinada
B. Componentes en un solo chip que utiliza microprocesador
C. Las MCU tienden a ser específicas de la aplicación
D. Menos flexibilidad porque todos los componentes están integrados en el chip
A. Un costo más bajo porque muchos elementos del procesador están contenidos dentro del chip, lo que resulta en un costo de chip y un costo de placa más bajo
B. Rendimiento limitado porque el tamaño de la memoria está limitado por lo que se puede acomodar en el chip
C. Las MCU tienden a ser específicas de la aplicación, por lo que la elección puede ser limitada
D. Menos flexibilidad porque todos los componentes están integrados en el chip único
A. AVR es un microprocesador, mientras que ARM es un microcontrolador
B. ARM es un microprocesador, mientras que AVR es un microcontrolador
C. AVR es una arquitectura de 8 bits, mientras que ARM es una arquitectura de 32 bits
D. El brazo contiene memoria mientras que AVR no
A. atravesar instrucciones
B. Acceso a registros del sistema
C. Puntos de interrupción de configuración/compensación
D. Ninguna de las anteriores
A. prueba multiplataforma
B. depuración
C. diseño arquitectónico
D. diseño multitarea
E. Todo lo anterior
A. Contando el número de ocurrencia de ese evento
B. Contando la longitud del evento
C. Contando los datos del evento
D. Ninguna de las anteriores
A. Modo FIFO: almacenar la información en la memoria de 128 mbyte del trazo32 combiprobe
B. Pro Ling en tiempo real: la información de rastreo se transmite a la computadora host y se analiza durante el tiempo de ejecución
C. Modo de transmisión: transmitir la información a un disco duro en la computadora host
D. Todo lo anterior
A. hardware de bajo nivel
B. Imagen de núcleo
C. Proceso init
D. Todo lo anterior
A. Temporizador, la velocidad máxima de conteo es 1/24 de la frecuencia del oscilador
B. Contador, la velocidad máxima de conteo es 1/12 de la frecuencia del oscilador
C. Un contador usa una señal externa para contar pulsos
D. Un temporizador usa la frecuencia del reloj interno y genera retraso
A. Soc
B. RTL
C. Aviso
D. FPGA
A. Openembedded
B. Arrebato
C. Respuesta en tiempo real
D. Partición funcional
A. Lea los valores TL y TH como valor flotante
B. Lea TL y TH como valor separado de 8 bits
C. Lea los valores TL y TH como valor de 16 bits
D. Lea los valores TL y TH como valor de un solo bit
A. Apoyado por muchos ide
B. Manual detallado
C. Línea de comandos y GUI disponibles
D. Todo lo anterior
A. FOTO
B. AVR
C. SDCC
D. BRAZO
A. Operaciones proactivas
B. Efectos sobre el hardware
C. Topología
D. Red
A. Sincrónico
B. Asíncrono
C. Isócrono
D. Ninguna de las anteriores
A. Procesador / CPU
B. Interfaz
C. Bus de datos
D. Todo lo anterior
A. Comunicarse
B. E/S
C. UPC
D. tarjeta madre
A. memoria
B. diseño
C. cargador de arranque
D. E/S
A. Función
B. Programa
C. Memoria
D. Tiempo
A. importado
B. exportado
C. leer
D. cargado
A. Mantenibilidad
B. Interrupción controlada
C. Modos de falla crítica
D. Certificación
E. Acceso de memoria directa (DMA)
A. ciclos individuales
B. ciclos dobles
C. múltiples ciclos
D. Todo lo anterior
A. extra
B. Limitado
C. ilimitado
D. infinito
A. Las piscinas evitan la fragmentación de la memoria externa, al no permitir que un búfer que se devuelva a la piscina se divide en buffers más pequeños en el futuro
B. Mecanismo de asignación de memoria de Pools Permite al software de aplicación asignar fragmentos de memoria de 4 a 8 tamaños de búfer diferentes por grupo
C. Cuando se devuelve un búfer a la piscina, se coloca en una lista de búfer de búfer de su propio tamaño que están disponibles para su futura reutilización en su tamaño de búfer original
D. Todo lo anterior
A. Aos_waitmessage y aos_receivemessage
B. Aos_waitvent y aos_loadevent
C. Aos_entermutex y aos_signalTask
D. Aos_waitsignal y aos_exitmutex
E. Aoswaitsemaphore y aos_releasesemaphore
A. Significar
B. Diferencia
C. Híbrido
D. Kurto
E. Oblicuidad
A. Unidad de ejecución (EU)
B. Comando de programa (PC)
C. Unidad de programa (PU)
D. Unidad de control de flujo de programa (CU)
A. Sistemas integrados móviles
B. Sistemas integrados en red
C. Sistemas integrados en tiempo real
D. Sistemas integrados independientes
E. Todo lo anterior
A. Memoria de sistemas disponible
B. Velocidad del procesador disponible
C. Costo
D. Todo lo anterior
A. C
B. C ++
C. C#
D. Java
A. software
B. incorporado
C. intercambio de eventos
D. Ninguna de las anteriores
A. Los microcontroladores incluyen una CPU, memoria y periféricos integrados capaces de entrada y salida
B. Los microcontroladores son caros y menos complejos
C. Contiene una memoria de procesador y periféricos de entrada/salida programables
D. Ninguna de las anteriores
A. TLM es un enfoque de modelado de alto nivel donde los detalles de la comunicación entre las clases se separan de la información de la implementación de unidades funcionales
B. TLM es un enfoque de modelado de alto nivel donde los detalles de la comunicación entre los módulos se separan de los detalles de la implementación de unidades funcionales
C. TLM es un enfoque de modelado de alto nivel donde los detalles de la comunicación entre los módulos se separan de los detalles de los modelos funcionales
D. TLM es un enfoque de modelado de alto nivel donde los detalles de la comunicación entre los módulos se separan de los detalles de la implementación de unidades de clase
A. Sofisticado mal
B. en red
C. Datos / hardware en tiempo real
D. Todo lo anterior
A. 1
B. 0
C. Tanto 1 como 0
D. ni 1 ni 0
A. PC
B. B
C. PSW
D. Accidentista
A. memoria
B. memoria
C. Alu
D. encimera
A. #
B. []
C. @
D. "
A. Directo
B. Inmediato
C. Indexado
D. Registro