Testen Sie Ihr Verständnis von Themen zu eingebetteten Systemen, indem Sie über 100 MC-Fragen zu eingebetteten Systemen beantworten.
Scrollen Sie nach unten, um loszulegen!
A. RAM -Standort 06H
B. RAM -Standort 02H
C. RAM -Standort 08 H
D. RAM -Standort 00H
A. Cy = 1 und ac = 1
B. Cy = 1 und ac = o
C. Cy = 0 und ac = 0
D. Cy = o und ac = 1?
A. 9600
B. 4800
C. 4166
D. 1200
A. Bei FFFFH
B. Bei 1fffi
C. Bei ffh
D. Bei 2ffh
A. ARM
B. 8051
C. Bild
D. Avr
A. 30h und 31h
B. 32H und 36H
C. 36H und 37H
D. 37H und 38H
A. Acc
B. PC
C. PSW
D. DPTR
A. PSW.0 & PSW.7
B. PSW.1 & PSW.5
C. PSW.2 & PSW.6
D. PSW.3 & PSW.4
A. Von Neumann
B. Harvard
C. Pascal
D. Alles das oben Genannte
A. 8 Bit
B. 13-Bit
C. 4-Bit
D. 16-Bit
A. TTL -Technologie
B. MOS -Technologie
C. NMOS -Technologie
D. CMOS -Technologie
A. 1 und 0
B. 0 und 1
C. 0 und 0
D. 1 und 1
Was macht der Begriff "Support von Drittanbietern"? Mean?
A. Verfügbarkeit von Software zur Unterstützung von Mikrocontrollern
B. Verfügbarkeit von Händlern zur Vermarktung des Produkts
C. Verfügbarkeit von Händlern zur Vermarktung des Produkts
Welcher Modus und welcher Timer werden für die folgenden Anweisungen ausgewählt?
A. Modus 1 und Timer 0
B. Modus 2 und Timer 1
C. Modus 2 und Timer 0
D. Modus 1 und Timer 1
Wie viel Verzögerung wäre im folgenden Programm vorhanden, wenn die Kristallfrequenz 11,0592 MHz beträgt?
A. 436.17
B. 236.17
C. 336.17
D. 136.17
In 8051 ist der Modus 2 -Timer & nbsp; ____________.
A. Ein 13-Bit-Timer
B. ein 8-Bit-Timer
C. Ein 16-Bit-Timer
D. Ein 12-Bit-Timer
Der Anweisungssatz des PIC i6cxx Micro Controller -Familie hat __________.
A. 76 Anweisungen
B. 150 Anweisungen
C. 35 Anweisungen
D. 65 Anweisungen
UART wird am besten als?
beschriebenA. Eine Schnittstelle
B. Ein Protokoll
C. Ein Standard
D. Ein Hardware -Gerät
Allzweck -Prozessor besteht aus? (Überprüfen Sie alles, was angewendet wird)
A. Mikroprozessor
B. Mikrocontroller
C. Eingebetteter Prozessor
D. Digital Signal Power Processor -Wrong ANS
Das SCE-MI bietet eine Transportinfrastruktur zwischen _____ und den Host-Workstationsseiten jedes Kanals, der Transaktormodelle im Emulator zu C (UNTIMED oder RTL) -Modellen auf der Workstation miteinander verbindet?
A. Gerät
B. Emulator
C. Daten
D. Häfen
Um die von den Cortex-M3/M4-Prozessoren generierten Trace-Informationen aufzuzeichnen, unterstützt Lauterbach die folgenden Modi? (Überprüfen Sie alles, was angewendet wird)
A. FIFO -Modus: Speichern Sie die Informationen in der 128 -MByte -Erinnerung des Trace32 Combiprobe
B. Stream-Modus: Streamieren Sie die Informationen auf einen festen Schleifen auf dem Host-Computer
C. Echtzeit-Pro-Ling: Die Trace-Informationen werden auf den Host-Computer gestreamt und während der Laufzeit analysiert
D. Keine der oben genannten.
Wählen Sie den wahrscheinlichsten Grund für den Kompilierfehler. Wenn Sie Code für einen frühen Modell -ARM -Cortex -Prozessor entwickeln, erstellt Ihr Code nicht und wenn Sie die Zeile unter dem Code erfolgreich entfernen? T = T + 0,01
A. Ihr Compiler benötigt eine Implementierung einer Soft Float -Bibliothek, um den schwimmenden Punkt arithmetisch zu verarbeiten
B. Die Architektur erfordert eine Festpoint-Arithmetik mit Floats
C. Ihnen fehlt eine #include <... h> Anweisung
D. Die benötigten Bibliotheken für statische Verknüpfungen fehlen
Der vollständige Datenaustausch zwischen der Simulation und dem μC wird über die Standard -Debugger -Schnittstelle realisiert, sodass der Hardwareaufwand für die Kopplung im Vergleich zu anderen HIL -Simulationsansätzen minimal ist
A. I/o
B. SOC
C. Hil
D. Nichts des oben Genannten
Was passiert beim Reset in einem eingebetteten System?
A. Initialisieren Sie die Stapelzeiger und bereiten Sie den Gedächtnis vor und bringen Sie Teile des Chips auf
B. Hängt vollständig vom von Ihnen verwendeten Controller/eingebetteten System ab
C. Legen Sie den Startcode erneut aus
D. Starten Sie mit dem Boot-Lader, der auf die Reset-Handler-Adresse zeigt 0xfffffff0
Mit einem Trace32 wurde der generierte Code in die Steuerhardware geladen und funktional in situ getestet?
A. Daten
B. Debugger
C. Rahmen
D. Pakete
Das Multi -Core -Debug -System (MCDS) auf den Emulationsgeräten bietet einen Zähler- und Triggersystem, der die normalen ___ Debug -Ressourcen erweitert?
A. μA
B. μb
C. μc
D. μd
Die ITM -Trace -Pakete für Lese-/Schreibzugriffe enthalten die folgenden Informationen?
A. Datenadresse
B. Datenwert
C. Programm zähler
D. Nichts des oben Genannten
FPGA -basierte Emulatoren kartieren das SOC -Design den konfigurierbaren Logikblöcken einer FPGA. FPGAs sind eine flexible Lösung, solange das komplette Design einem FPGA zugeordnet werden kann?
A. Gerät
B. Programm
C. Mikrochip
D. Schalter
Wählen Sie echte Anweisungen für Mikroprozessor?
A. Um einen vollständigen Mikrocomputer zu erstellen, muss man Speicher normalerweise ROM und RAM hinzufügen
B. und Oszillator und eine Zahl, wenn serielle und parallele Anschlüsse
C. Die CPU enthält einen Alu, einen Programmzähler, ein Stapelzeiger, ein Arbeitsregister, ein Uhrzeitpunkt
D. Schaltung und Interruptschaltung auf einem einzelnen Chip falsch Ans
Wenn Sie ein reales und in Simulationsumgebungen eingebettet werden, können Sie auf verschiedene Arten implementiert werden. Wählen Sie korrekte Aussagen aus? (Überprüfen Sie alles, was angewendet wird)
A. Möglichkeit besteht darin, nur eine Verbindung über eine dedizierte Kommunikationsschnittstelle zu verwenden
B. Lösungen verbinden jeden μC -Pin über spezialisierte Hardware mit dem Simulationscomputer
C. Lösungen verbinden jeden μC3 -Pin über spezialisierte Hardware mit dem Simulationscomputer
D. Keine der oben genannten.
Wählen Sie eine echte Aussagen für den Mikrocontroller? (Überprüfen Sie alles, was angewendet wird)
A. Zu den Mikrocontrollern gehören und integrierte CPU, Speicher und Peripheriegeräte, die Eingabe und Ausgabe in der Lage sind
B. Es enthält einen Prozessorspeicher und programmierbare Eingangs-/Ausgangsperipheriegeräte
C. Ein Mikrocontroller ist ein funktionales Computersystem auf einem Chip
D. Keine der oben genannten.
Welche der folgenden Trace32 Coresight -Funktionen?
A. Unterstützung für asymmetrische Multiprozessing (AMP) und symmetrische Multiprozessing (SMP)
B. Debugging über JTAG-Schnittstelle und 2-polige Seriendraht-Debuggen
C. Unterstützung für alle Arten von Spurenmakrozellen (ETM, PTM, HTM, ITM, STM und mehr)
D. Unterstützung für die Coressight Cross -Triggermatrix
E. Alles das oben Genannte
Die Familie Baseline PIC Microcontroller ist der direkteste Nachkomme der Vorfahren der allgemeinen Instrumente und zeigt die Kernmerkmale des ursprünglichen PIC -Designs an. Die ersten Mikrokontroller mit Mikrochip -Basislinien wurden codiert?
A. 1650
B. 1655
C. 16c5x
D. 16c5
UART ermöglicht es Mikrocontroller, mit dem kommunizieren kann? (Überprüfen Sie alles, was angewendet wird)
A. Drucker
B. LCDs
C. Eingangssensoren
D. Keine der oben genannten.
Der Prozessor _____ muss einen Trace -Port mit ausreichender Bandbreite haben, damit die Trace -Informationen von einem externen Tool ohne Informationsverlust aufgezeichnet werden können?
A. Soc
B. RTL
C. Avg
D. FPOG
Verschiedene Adressierungsmodi in 8051 Microcontroller sind?
A. Sofortige Adressierung
B. Registrieren Sie die Adressierung
C. Regie adressierte
D. Keine der oben genannten.
Welche der folgenden Klassifikationen von eingebetteten Systemen?
A. Kleine eingebettete Systeme
B. Eingebettete Systeme mit mittlerem Maßstab
C. Anspruchsvolle eingebettete Systeme
D. Stromskala eingebettete Systeme -um -reibungsgemäße ANS
Viele eingebettete Geräte verwenden für die Datenerfassung Analog-Digital-Converters (ADCs). Diese ADCs können regelmäßig zeitgesteuert und die von Anwendungssoftware gespeicherten Datenproben in einem?
gespeichert werdenA. Array
B. ES M
C. Jtag
D. AMPERE
Welche der folgenden Anweisungen ist falsch über den digitalen Signalprozessor?
A. DSP als GPP ist eine einzelne Chip -VLSI -Einheit
B. Es enthält die Rechenfunktionen, wenn Mikroprozessor und Multiplizieren und Akkumulationseinheiten (MAC) multiplizieren und sich ansammeln.
C. DSP verfügt über eine große Anzahl von Anwendungen wie Bildverarbeitung, Audio-, Video- und Telekommunikationsverarbeitungssystemen
D. Es wird verwendet, wenn die Signalverarbeitungsfunktionen schnell verarbeitet werden und die Systeme schließen
Design -Schnittstellendefinitionen mit den folgenden Abstraktionsebenen werden verwendet?
A. Nachrichtenstufe
B. Service Level
C. Treiberebene und Register Transfer Level (RTL)
D. Keine der oben genannten.
Welche der folgenden Klassifizieren von eingebetteten Systemen?
A. Eigenständige Systeme eingebettete Systeme
B. Echtzeit eingebettete Systeme
C. Vernetzte Webanwendungen
D. Mobil- und Webgeräte -Wrong ANS
Was sind die statistischen Momente? (Überprüfen Sie alles, was angewendet wird)
A. Bedeuten
B. Varianz
C. Schiefe
D. Kurto
E. Skimess -Wrong Ans
A. Mikrocontroller haben E/A, Speicher usw. integriert und speziell für die Kontrolle ausgelegt
B. Mikrocontroller sind Manager der Ressourcen (E/A, Speicher), die außerhalb ihrer Architektur liegen
C. Mikroprozessoren haben I/A, Speicher usw. eingebaut und speziell für die Kontrolle konzipiert
D. Der Mikroprozessor ist ein Manager der Ressourcen (E/A, Speicher), die außerhalb seiner Architektur liegen
A. CAL_CHANGESTACK: Dies ist die Funktion, in der der Kontextschalter stattfindet. Dies wird im Abschnitt "Kontextumschaltungsabschnitt" erklärt.
B. Cal_initializeHardware (): Initialisiert die Hardware, was bedeutet, dass IO, Interrupts und Timer initialisieren.
C. Cal_entercriticalregion (): Geben Sie den kritischen Bereich ein, indem Sie die Interrupts deaktivieren.
D. Cal_exitcriticalregion (): Beenden Sie den kritischen Bereich durch Wiederherstellung der CPU -Flags.
E. Alles das oben Genannte
A. 16-Bit- oder 32-Bit-Mikrocontroller oder digitale Signalprozessoren (DSP) oder reduzierte Anweisungen Set (RISC) Computers
B. Sowohl Hardware- als auch Software -Komplexitäten
C. Keine externe periphere Komplexität
D. Alles das oben Genannte
A. Programm / Skript
B. Betriebssystem
C. Firmware
D. Alles das oben Genannte
A. Addwf
B. Addlw
C. subwf
D. Sublw und Incf
E. Alles das oben Genannte
A. Mutexes werden typischerweise verwendet, um den Zugriff gleichzeitiger Benutzer einer gemeinsamen Ressource bis zu einer maximalen Zahl zu serialisieren
B. Mutexes werden typischerweise verwendet, um den Zugriff auf einen Abschnitt des Wiedereintrittscodes zu serialisieren, der nicht gleichzeitig mit mehr als einem Prozess ausgeführt werden kann
C. Ein Semaphor -Objekt erlaubt nur einen Prozess in einen kontrollierten Abschnitt, der andere Prozesse erzwingt
D. Ein Semaphor beschränkt die Anzahl der gleichzeitigen Benutzer einer gemeinsam genutzten Ressource bis zu einer maximalen Zahl
A. Mehrere Standard -Quelllösungen
B. Mehrere Prozessoren
C. Erinnerungen
D. Kerne
E. Alles das oben Genannte
A. Betriebscomputersystem
B. Funktionales Computersystem
C. OS -System
D. Keine von oben
A. Dynamischer Loader, Link Loader, Monitor, Debugg Agent
B. Funktionslader, Linklader, Monitor, Debugg Agent
C. Dynamic Loader, Link Loader, Programmloader, Debugg Agent
D. Alles das oben Genannte
A. Leistungsmanagement
B. Endprodukt -Dienstprogramm
C. Steuern physikalische Systeme
D. Systemsicherheit und -zuverlässigkeit
E. Alles das oben Genannte
A. Machtantrieb
B. Teil der Turn-Aktuator
C. Multi-Turn-Aktuator
D. Alles das oben Genannte
A. Direkte digitale Steuerung: Aktuatoren Man-Machine-Interaktion, informiert den Betreiber über den aktuellen Zustand des kontrollierten Objekts, die Sensoranforderungen und die Signalkonditionierung
B. Datenerfassung: Sensoranforderungen, Signalkonditionierung, Alarmüberwachung
C. Direkte digitale Steuerung: Aktuatoren Man-Machine Interaction, informiert den Betreiber über den aktuellen Zustand des kontrollierten Objekts, unterstützt den Bediener bei der Steuerung des Systems
D. Datenerfassung: Sensoranforderungen unterstützt den Betreiber bei der Steuerung des Systems
E. B und c
A. Konnektivität
B. Erweiterbarkeit
C. Komplexität
D. Nichts des oben Genannten
A. Physikalisches System> Signalkonditionierung> A/D -Wandler> Transducer -Sensor> Computer
B. Physikalisches System> A/D -Wandler> Transducer -Sensor> Signalkonditionierung> Computer
C. Physikalisches System> Transducer -Sensor> Signalkonditionierung> A/D -Wandler> Computer
D. Nichts des oben Genannten
A. Sofortiger Adressierungsmodus
B. Registrieren Sie den Adressmodus
C. Regie -Adressierungsmodus
D. Indexierter Adressierungsmodus
E. Alles das oben Genannte
A. Timer 1 unterbricht (tf1)
B. Externer HW Interrupt 1 (int10)
C. Serielles com (ri und tl)
D. Unterbricht
A. Intel x86
B. ARM
C. Avr
D. SDCC
A. Wenn Sie ein Dateisystem in einem Chroot verwenden
B. Wenn eine ausführbare ausführbare Datei auf eine Objektdatei xx.SO zugreifen muss, tritt der reale Zugriff auf XX.SO auf, das vom Chroted -Pfad vorangestellt wird. Dies ermöglicht die Verwendung verschiedener Architekturbinärdateien
C. Der Hauptzweck von Chroot besteht darin, Sicherheit zu gewährleisten
D. So schützen Sie Ihr ursprüngliches Ihr Dateisystem, wenn Sie Binärdateien einer anderen Architektur ausführen
A. Niedrigerer Stromverbrauch, der für eine bestimmte Anwendung optimiert werden soll
B. Komponenten eines einzelnen Chips mit Mikroprozessor
C. MCUs sind in der Regel anwendungsspezifisch
D. Weniger Flexibilität, da alle Komponenten in den einen Chip integriert sind
A. Niedrigere Kosten, da viele Elemente des Prozessors in einem Chip enthalten sind
B. Begrenzte Leistung, da die Speichergröße durch das begrenzt ist, was auf dem Chip untergebracht werden kann
C. MCUs sind in der Regel anwendungsspezifisch, sodass die Auswahl begrenzt sein kann
D. Weniger Flexibilität, da alle Komponenten in den einen Chip integriert sind
A. AVR ist ein Mikroprozessor, während Arm ein Mikrokontroller ist
B. Arm ist ein Mikroprozessor, während AVR ein Mikrokontroller ist
C. AVR ist 8-Bit-Architektur, während ARM 32-Bit-Architektur ist
D. Arm enthält Speicher, während AVR nicht tut
A. Anweisungen durchtreten
B. Zugriff auf Systemregister
C. Breakpoints einstellen/löschen
D. Nichts des oben Genannten
A. plattformübergreifende Tests
B. Debuggen
C. Architektur-Design
D. Multitasking -Design
E. Alles das oben Genannte
A. Zählen Sie die Anzahl des Auftretens dieses Ereignisses
B. Zählen Sie die Länge des Ereignisses
C. Zählen der Daten des Ereignisses
D. Nichts des oben Genannten
A. FIFO -Modus: Speichern Sie die Informationen in der 128 -MByte -Erinnerung des Trace32 Combiprobe
B. Echtzeit-Pro-Ling: Die Trace-Informationen werden auf den Host-Computer gestreamt und während der Laufzeit analysiert
C. Stream-Modus: Streamieren Sie die Informationen auf einen festen Schleifen auf dem Host-Computer
D. Alles das oben Genannte
A. Hardware mit niedriger Ebene
B. Kernelbild
C. Init -Prozess
D. Alles das oben Genannte
A. Timer, maximale Zählgeschwindigkeit beträgt 1/24 der Oszillatorfrequenz
B. Zähler, maximale Zählgeschwindigkeit beträgt 1/12 der Oszillatorfrequenz
C. Ein Zähler verwendet ein externes Signal, um Impulse zu zählen
D. Ein Timer verwendet die Frequenz der internen Uhr und erzeugt eine Verzögerung
A. Soc
B. RTL
C. Avg
D. FPGA
A. Eröffnet
B. Bauroot
C. Echtzeit-Antwort
D. Funktionale Partitionierung
A. Lesen Sie die TL- und TH -Werte als Float -Wert
B. Lesen Sie TL und TH als separater 8-Bit-Wert
C. Lesen Sie die TL- und TH-Werte als 16-Bit-Wert
D. Lesen Sie die TL- und TH -Werte als Einzelbitwert
A. Unterstützt von vielen Ideen
B. Detailliertes Handbuch
C. Befehlszeile und GUI verfügbar
D. Alles das oben Genannte
A. Bild
B. Avr
C. SDCC
D. ARM
A. Proaktive Operationen
B. Auswirkungen auf Hardware
C. Topologie
D. Netzwerk
A. Synchron
B. Asynchron
C. Isochron
D. Nichts des oben Genannten
A. Prozessor / CPU
B. Schnittstelle
C. Datenbus
D. Alles das oben Genannte
A. Com
B. E/O
C. ZENTRALPROZESSOR
D. Hauptplatine
A. Speicher
B. Design
C. Bootloader
D. E/O
A. Funktion
B. Programm
C. Speicher
D. Zeit
A. importiert
B. exportiert
C. lesen
D. geladen
A. Wartbarkeit
B. Interrupt kontrolliert
C. Kritische Fehlermodi
D. Zertifizierung
E. Direkter Speicherzugriff (DMA)
A. Einzelzyklen
B. Doppelzyklen
C. Mehrere Zyklen
D. Alles das oben Genannte
A. extra
B. begrenzt
C. unbegrenzt
D. unendlich
A. Pools vermeiden externe Speicherfragmentierung, indem ein Puffer, der in die Zukunft zurückgegeben wird, in kleinere Puffer unterteilt werden kann
B. Mit Pools -Speicherzuweisungsmechanismus kann die Anwendungssoftware Speicherbrocken von 4 bis 8 verschiedenen Puffergrößen pro Pool zuweisen
C. Wenn ein Puffer in den Pool zurückgeführt wird, wird er auf eine kostenlose Pufferliste von Puffer seiner eigenen Größe gebracht, die für die zukünftige Wiederverwendung bei ihrer ursprünglichen Puffergröße verfügbar sind
D. Alles das oben Genannte
A. AOS_WAITMESSAGE UND AOS_RECEIVEMESSAGE
B. AOS_WAITEVENT UND AOS_LOADEENT
C. AOS_entermutex und aos_signaltask
D. Aos_waitsignal und aos_exitmutex
E. Aoswaitsemaphore und aos_releasesemaphor
A. Bedeuten
B. Varianz
C. Hybrid
D. Kurto
E. Schiefe
A. Ausführungseinheit (EU)
B. Programmbefehl (PC)
C. Programmeinheit (PU)
D. Programmflusssteuerungseinheit (CU)
A. Mobile eingebettete Systeme
B. Vernetzte eingebettete Systeme
C. Echtzeit eingebettete Systeme
D. Eigenständige allein eingebettete Systeme
E. Alles das oben Genannte
A. Verfügbare Systemspeicher
B. Verfügbare Prozessorgeschwindigkeit
C. Kosten
D. Alles das oben Genannte
A. C
B. C ++
C. C#
D. Java
A. Software
B. eingebettet
C. Eventaustausch
D. Nichts des oben Genannten
A. Die Mikrocontroller enthalten eine integrierte CPU, Speicher und Peripheriegeräte, die Eingabe und Ausgabe in der Lage sind.
B. Mikrocontroller sind teuer und weniger komplex
C. Es enthält einen Prozessorspeicher und programmierbare Eingangs-/Ausgangsperipheriegeräte
D. Nichts des oben Genannten
A. TLM ist ein Modellierungsansatz auf hoher Ebene, bei dem Details der Kommunikation zwischen Klassen von den Informationen zur Implementierung von Funktionseinheiten getrennt sind
B. TLM ist ein Modellierungsansatz auf hoher Ebene, bei dem Details der Kommunikation zwischen Modulen von den Details der Implementierung von Funktionseinheiten getrennt sind
C. TLM ist ein Modellierungsansatz auf hoher Ebene, bei dem Details der Kommunikation zwischen Modulen von den Details der Funktionsmodelle getrennt sind
D. TLM ist ein hochrangiger Modellierungsansatz, bei dem Details der Kommunikation zwischen Modulen von den Details der Implementierung von Klasseneinheiten getrennt sind
A. Anspruchsvolles falsch
B. Vernetzte
C. Echtzeitdaten / Hardware
D. Alles das oben Genannte
A. 1
B. 0
C. Sowohl 1 als auch 0
D. weder 1 noch 0
A. PC
B. B
C. PSW
D. Acc
A. Speicher
B. Speicher
C. Alu
D. Schalter
A. #
B. []
C. @
D. "" "
A. Direkte
B. Sofort
C. Indiziert
D. Registrieren